23–26 May 2024
山东省青岛市
Asia/Shanghai timezone

基于FPGA的可重构ADC设计方法

24 May 2024, 09:50
13m

Speaker

胡, 坤 (SDU)

Description

我们提出了一种基于多链内插技术的FPGA-ADC设计方法。这种ADC在硬件上,只需要FPGA和一个滤波电阻。滤波电阻和FPGA的管脚寄生电容构成了RC滤波,将输出的标准时钟信号滤波成一个类三角波,其作为参考波形与输入的模拟信号作比较。近似地,比较后的数字信号宽度正比于模拟信号的采样幅度。数字信号经过FPGA-TDC进行量化,得到ADC输出码。这种ADC地采样率可以任意设置,在报告中,我们将给出了100M和200M采样下的ADC动态性能。利用FPGA丰富的资源,这种设计方法很容易根据不同的实验设置不同的采用率,比商用ADC更加灵活和节省功耗。
除此之外,我们用两个高时间分辨的PET探测器单元,搭建了符合测量系统。利用我们所设计的FPGA-ADC对阳极输出信号进行全波形采样,得到了500 ps左右的符合时间分辨和10%左右的能量分辨率。

Primary author

Presentation materials