Speaker
Mr
珈豪 胡
(中国科学技术大学)
Description
JadePix-3 CMOS像素探测器是为CEPC顶点探测器设计的,旨在实现3 μm级的空间分辨率。虽然该探测器已满足基本设计要求,但其在负偏压条件下的性能尚未得到系统研究。为填补这一空缺,我们对其在0至–6 V负偏压条件下进行了系统测试,测试方法包括电信号脉冲注入、红外激光照射以及放射源激发。实验结果表明,施加负偏压可显著降低传感器的输入电容、扩大耗尽区、提高电荷收集效率、减小团簇尺寸,并改善探测效率,同时有效降低伪触发率。此外,在特定偏压下可获得最佳性能,各扇区之间亦存在差异——其中采用D型触发器的扇区1在高阈值条件下表现优于采用SR型触发器的扇区。像素内效率映射进一步揭示出空间敏感性的不均,尤其是长边中心的像素内区域显示出较高的探测效率。这些研究成果为CMOS探测器设计和测试方法的优化提供了关键见解,并展示了JadePix-3整体性能进一步提升的潜力。
Author
Mr
珈豪 胡
(中国科学技术大学)
Co-authors
Lailin Xu
(USTC)
Ruiyang Zhang
(USTC (University of Science and Technology of China))
zhiliang Chen
(ustc)
云鹏 卢
(中国科学院高能物理研究所)